29 març 2024
Tesi doctoral
Diseño e implementación de un conversor analógico digital escalable y parametrizable en un FPGA
Data i hora
Dimarts, 31 de maig, 2022 - 11.00 h
Lloc
Sala Graus ETSE (Campus Sescelades ETSE) Mostrar mapa [+]
Descripció

Juan David Espitia Castillo ha elaborat la tesi doctoral titulada "Diseño e implementación de un conversor analógico digital escalable y parametrizable en un FPGA".

Els directors de tesi són els professors Enric Vidal Idiarte i Enrique Fernando Cantó Navarro, i s'ha fet en el doctorat en Tecnologies per Nanosistemes, Bioenginyeria i Energia.

Les persones interessades en seguir l'acte públic de la defensa han d'escriure un correu a tesis@urv.cat. 

Contacte
Categoria i paraules clau
Doctorat, doctorat, Doctorat (general)
Compartir